Altera发布针对Stratix 10现场可编程闸阵列(FPGA)和系统单晶片(SoC)的早期试用设计软体,为首款针对14奈米(nm)FPGA的设计软体,让客户能启动自己的Stratix 10 FPGA设计,采用Stratix 10 HyperFlex架构和英特尔(Intel)14奈米三闸极制程,并导入Hyper-Aware设计流程,包括创新的快速前向编译功能,支援客户快速研究设计性能,以实现性能突破。
Altera高阶FPGA资深市场经理Jordon Inkeles表示,Altera目前提供的Stratix 10设计工具,帮助客户采用下一代FPGA和SoC,可以最快的速度将产品推向市场。快速前向编译功能与Stratix 10 HyperFlex架构相结合,客户将性能提高了两倍,同时节省数周到数个月的工程开发时间。
过去为实现性能目标,用户通常须要多次进行耗时的设计叠代,包括尝试各种设计最佳化,重新运行所有的FPGA编译,确定设计修改是否有效。而采用快速前向编译功能,用户能够获得详细的设计最佳化指南,估算出设计最大运作频率(Fmax),以充分发挥HyperFlex架构的优势。因此,客户将更容易确定在哪方面加大投入开发才能最有效的突破性能,进而提高设计性能和传输量。如此一来,Stratix 10 FPGA客户能以更少的设计叠代次数实现性能目标,更易于将核心性能提高两倍。
Altera网址:www.altera.com